头像

吴悦 工学博士学位

职称:讲师(高校) 邮箱:yuewu@hdu.edu.cn 研究方向:逻辑综合、布局、布线 导师类型:
最新更新

吴悦,男,1995年10月出生,浙江大学工学博士。目前主要从事逻辑综合、布局布线等方向的研发工作。

2018年09月- 2023年06月 浙江大学,博士

2023年07月- 至今 杭州电子科技大学 讲师


逻辑综合、布局布线

纵向科研
  1. 2021-2023 国家重点 XXX项目 主要参加人员 1750

  2. 2024-至今 浙江省重点 数字芯片逻辑综合EDA工具研究 前三参与人 900


横向科研

基于人工智能的逻辑综合引擎,150w

3D布局算法及测试服务,21.6w

论文
  1. DUALPlace: Reinforcement Learning based Mixed-size Placement with Multi Modality Cross Attention, ASPDAC2026

  2. DeepCut: Structure-Aware GNN Framework for Efficient Cut Timing Prediction in Logic Synthesis, ASP-DAC2026

  3. MdpoPlanner: Mask-Driven Floorplan via Reinforcement Learning-Based Placement Order, ASP-DAC2026

  4. FLPlace: Macro Placement with Foward-Looking Wire Mask Guidance, ISEDA2025

  5. RAPlace: Macro Placement with Reinforcement Learning, ISEDA2025

  6. Pre-Routing Slack Prediction Based on Graph Attention Network, Automation

  7. A Logic Optimization Method Using Reinforcement Learning, ISEDA2024



著作
  1. 一种基于图神经网络的电路布线前时序预测方法, ZL2024113201233

  2. 基于GNN-Transformer的逻辑综合电路面积预测方法, ZL2024113389276

  3. 基于关键路径分区的生成式异构逻辑优化方法, ZL2024116321805

  4. 一种集成电路物理单元混合尺寸布局优化方法及其系统, ZL2025111003459

  5. 一种基于预测反馈的电路逻辑优化方法, ZL2025110169086

  6. 一种基于强化学习的可布线性布局方法, ZL2025111281666

  7. 一种基于图神经网络的逻辑综合切割延迟预测方法, ZL202511383697X

  8. 一种高效简化数字逻辑电路方法及其系统, ZL2025106026573

  9. 一种基于强化学习的针对FPGA映射的电路逻辑综合方法, ZL2025105371063

2025 中国研究生创“芯”大赛 · EDA 精英挑战赛国家二等奖,指导老师

2025 中国研究生创“芯”大赛 · EDA 精英挑战赛国家二等奖,指导老师

2025 中国研究生创“芯”大赛 · EDA 精英挑战赛国家三等奖,指导老师


最新更新